什么是DSP中的“内部上拉”?

来源:百度知道 编辑:UC知道 时间:2024/05/27 11:54:12
DSP中介绍引脚时,注明PU,PD
说是“内部上拉”和“内部下拉”
请问什么意思?具体些

就是说,内部已经配置了接电源的上拉电阻或者接地的下拉电阻,这样当作为输入端口接OC或COMS芯片(OD)或浮空时(也就是信号线高阻),信号线电平是确定的高/低电平。而不是不确定的浮地电平,回答完毕~

  1. 采用OC(集电极开路Open Collector)电路,输出低电平有效,高电平则无法输出。

  2. 三极管的集电极如果没有上拉电阻,无论是开通,还是管段,均不能输出高电平信号。有了上了电阻,开通时输出低电平, 关断时,输出高电平。


总结:内部已经配置了接电源的上拉电阻或者接地的下拉电阻,当作为输入端口接OC或COMS芯片(OD)或浮空时(也就是信号线高阻),信号线电平是确定的高/低电平。

就是说,内部已经配置了接电源的上拉电阻或者接地的下拉电阻,这样当作为输入端口接OC或COMS芯片(OD)或浮空时(也就是信号线高阻),信号线电平是确定的高/低电平。而不是不确定的浮地电平,回答完毕。