考试!急!同步时序电路 与异步的差别

来源:百度知道 编辑:UC知道 时间:2024/06/05 00:12:43
rt

介绍了一种新的时序电路的设计理论与方法,实现了同步、异步电路的设计过程的统一。该方法的特点是直接从时序电路的状态转换图(STD)获得触发器的激励条件和时钟脉冲;设计原理简单,易于理解,使设计更直观清楚,比传统方法简便、快捷,避免了对状态方程、驱动方程的复杂计算;该设计方法过程可以采用程序实现,实现了时序电路设计的程序化、自动化。
【作者单位】:山东农业大学理学院 山东泰安271018
【关键词】:时序电路;转换系统;触发器;激励条件
【分类号】:TN791
【DOI】:cnki:ISSN:1002-8331.0.2003-17-045
【正文快照】:
1引言时序电路的设计是分析方法的逆过程,是根据给定的状态图或通过对设计要求的分析得到的状态图,设计出时序电路的过程。时序逻辑电路可分为同步和异步,然而采用传统的时序电路的设计方法时,即使是同步时序电路的设计也需要7步[3],要进行复杂的计算来求状态方程、驱动方程,既繁琐又容易出错;对异步设计就更为复杂了。该文利用转换系统的特点和性质,提出了一种新的时序电路的设计方法。该方法是由待设计系统的要求说明或系统的状态图,根据所选用的触发器,得到该触发器相应的状态变化条件,从而确定触发器的驱动条件和时钟脉冲,设计出所需要…

In this paper,A new method and theory for desig ni ng asynchronous sequential circuits and synchronous se-quential circuits is put forward.The characteristic of the method is that driving condition and clock pulse for flip-flops are obtained at first hand by means of the state transitio n drawing(STD)and that designing asynchronous sequential cir-cuits and synchr onous sequential circuits can be unified.The met