关于多谐振荡器和一些数字钟有关问题

来源:百度知道 编辑:UC知道 时间:2024/06/15 11:54:32
由两个1KΩ的电阻和两个1000PF的电容,加上三个非门构成的多谐振荡器,电路图在我的空间里,网址是http://hi.baidu.com/%C9%BA%D0%C4%D2%BB%D2%E2%5Fflora/album/item/4036d724282ecf328744f9c1.html,它是如何产生10的6次方HZ的频率的,要求将原理说清楚?
还有关于数字钟的几个思考题:
74LS00与非门的平均传输时间对电路有无影响,为什么?
采用74LS48集成块译码为何不需外接电阻?
多谐振荡器的频率由什么条件决定?如何计算振荡频率?

由所学的数字电子知识以及查阅有关资料设计并制作出一台数字电子钟。
1>.振荡器由555定时器构成。在555定时器的外部接适当的电阻和电容元件构成多谐振荡器,再选择元件参数使其发出标准秒信号。
2>.计数器由74LS90集成记数构成。根据74LS90的功能表可以知道它是一个集成的二—五—十进制计数器。对于分记数因为显示范围是0——9所以一块芯片就可以构成。对于秒记数因为显示范围是0——59所以可以用两块并联构成100进制计数器后再强制清零即可。再外设一定的控制电路。
3>.译码显示电路由74LS49作为译码驱动器和工阴极七段数码显示管构成。中间设置一定的限流电阻即可。
555定时器的功能主要由上、下两个比较器C1、C2的工作状况决定。比较器的参考电压由分压器提供,在电源与地端之间加上VCC电压,且控制端VM悬空,则上比较器C1的反相端“-”加上的参考电压为2/3VCC,下比较器C2的同相端“+”加上的参考电压为1/3VCC。若触发端 S的输入电压V2≤1/3VCC,下比较器C2输出为“1”电平,SR触发器的S输入端接受“1”信号,可使触发器输出端Q为“1”,从而使整个555电路输出为“1”;若阈值端R的输入电压V6≥2/3VCC,上比较器C1输出为“1”电平,SR触发器的R输入端接受“1”信号,可使触发器输出端Q为“0”,从而使整个555电路输出为“0”。控制电压端VM外加电压可改变两个比较器的参考电压,不用时,通常将它通过电容(0.01μF左右)接地。放电管T1的输出端Q′为集电极开路输出,其集电极最大电流可达50mA,因此,具有较大的带灌电流负载能力。若复位端 RD加低电平或接地,可使电路强制复位,不管555电路原处于什么状态,均可使它的输出Q为“0”电平。只要在555定时器电路外部配上两个电阻及两个电容元件,并将某些引脚相连,就可方便地构成多谐振荡器。其功能表如下