数字电子设计---加法运算器

来源:百度知道 编辑:UC知道 时间:2024/05/07 02:17:36
要求:1,设计被加数a,b两个单元
2,设计全加器工作单元
3,能进行4位2进制的加法运算
近快答的加50分,谢谢了
作出再加50分了,=100

这个设计的过程太复杂了,我简单说下思路把!
先分两个单元加数a,被加数b.它们是相同的连接.
我就说1个,用2个编码器相连可输出0--15的10进制数(4位2进制的加法运算 最大为1111是15)让结果用信号传给寄存器a,存储起来!
让a+0后,用全加器和逻辑门判断数>9吗?大于则用逻辑门进位表示为c1,同理b 的为c2.(大于9在加个0110给数加以修正为0--9的10进数.)
再用上方法加.同理得c3和加的和(大于9就用加个0110给数加以修正为0--9的10进数)
个位直接连个译码显示器输出,10位得用逻辑门判c1,c2,c3的值(它们为1时都代表10进中的10).再与译码显示器相连,输出.逻辑门判断可以列真值表,用卡诺图来算出的.
各部分在参考书上能有介绍!