什么是端接容差?

来源:百度知道 编辑:UC知道 时间:2024/06/07 09:52:06
我找的一些关于布线方面的计算公式的时候都出现了这个参数,取值在6~10之间,但是我不明白它具体作用是什么,请赐教!
还有,我觉得计算机的时候把这个参数去掉,计算好像准确些哦!

为了避免电路阻抗不匹配导致的信号反射,在负载端并联电阻或者在源端串联电阻达到阻抗匹配的方式就叫端接

串行端接
串行端接是通过在尽量靠近源端的位置串行插入一个电阻RS(典型10Ω到75Ω)到传输线中来实现的,如图8所示。串行端接是匹配信号源的阻抗,所插入的串行电阻阻值加上驱动源的输出阻抗应大于等于传输线阻抗(轻微过阻尼)。
这种策略通过使源端反射系数为零从而抑制从负载反射回来的信号(负载端输入高阻,不吸收能量)再从源端反射回负载端。
串行端接的优点在于:每条线只需要一个端接电阻,无需与电源相连接,消耗功率小。当驱动高容性负载时可提供限流作用,这种限流作用可以帮助减小地弹噪声。串行端接的缺点在于:当信号逻辑转换时,由于RS的分压作用,在源端会出现半波幅度的信号,这种半波幅度的信号沿传输线传播至负载端,又从负载端反射回源端,持续时间为2TD(TD为信号源端到终端的传输延迟),这意味着沿传输线不能加入其它的信号输入端,因为在上述2TD时间内会出现不正确的逻辑态。并且由于在信号通路上加接了元件,增加了RC时间常数从而减缓了负载端信号的上升时间,因而不适合用于高频信号通路(如高速时钟等)。

并行端接
并行端接主要是在尽量靠近负载端的位置加上拉和/或下拉阻抗以实现终端的阻抗匹配。

容差:就是允许的最大偏差和额定指标的比率.

端接容参数:在负载端并联电阻或者在源端串联电阻达到阻抗匹配而允许的最大偏差和额定指标的比率.