AMD 5000+ 的带宽是多少,怎样计算?

来源:百度知道 编辑:UC知道 时间:2024/06/18 17:13:36

AMD 5000+执行sub指令时的L1指令/L2 cache带宽如下:
x86指令集是属于CISC(复杂指令集计算机),不同指令的长度可能是不一样的。NOP是一个字节,但是其他x86指令却并非如此,例如sub(减法)指令长度是两个字节,可以测试出L1指令cache的带宽为6个字节/周期,而L2 cache是3.28字节/周期.此时可以得知CPU的执行/解码能力是3条sub指令/周期,而当解码器需要跑到L2 cache获取sub指令的时候执行/解码sub的能力就会下降到1.64条sub指令/周期。