请问~什么是内存的CL设置

来源:百度知道 编辑:UC知道 时间:2024/05/01 07:34:40

CL英文全称为CAS Latency,为CAS的延迟时间。带宽表示的是数据传输能力,在各种内存中,在数据被真正传输前,传送方必须花费一定时间去等待传输请求的响应,这种等待就是一种延迟,在这里的专门术语就叫做“Latency”。而CAS Latency就是指的是CPU在接到读取某列内存地址上数据的指令后,到实际开始读出数据所需的等待时间。内存内部的存储单元按照行和列排成一个矩阵,内存访问地址被解码成行和列两个信号。为了要读出或写入某笔数据,内存控制芯片会先传送列的地址,接下来RAS信号就会被激活。然而,在存取行的数据前,还需要几个执行周期才行,这就是所谓的RAS-to-CAS延迟时间。同样地,在CAS信号被执行后,也同样需要几个周期。使用标准PC133的SDRAM大约是2到3个周期;而DDR RAM则是4到5个周期。在DDR中,真正的CAS延迟时间则是2到2.5个执行周期。RAS-to-CAS的时间则视技术而定,大约是5到7个周期,这也是延迟的基本因素。

直接在百度上面搜一下吧,相关网页众多。