CMOS集成电路(与非门)输入能直接接外部地吗?

来源:百度知道 编辑:UC知道 时间:2024/06/17 14:48:43
CMOS集成电路(与非门)输入能直接接外部地吗?也就是说我需要输入低电平的时候将其输入引脚接到外部(试验台)的地上去,而不是接产品内部地,可以这样使用吗?如果不行,那么我需要给CMOS与非门输入低电平的时候怎么处理?
另外,试验环境噪声干扰比较大,有变频的拖动电机,有没有什么方法处理输入直接接地而不受外部干扰的优化电路呢??在CMOS与非门的输入端应该怎么处理?

我附了张简图图,大家看看,与非门的低电平输入是依靠开关闭合给的。这个电路正确吗?如何改进?
非常感谢你们的帮助
另外我想请教一下,如果想增强CC4011B输入端的抗干扰能力,在其输入端到地之间增加一个能抑制干扰的电路,可以吗?我有下面2种想法,不知道对不对
1、输入端对地接一个0.01uF的电容和一个电阻的并联;
2、直接在其输入端串接一个100K的电阻;
3、在图中的2个输入端之间(1和2之间)并联一个0.01uF的电容;
请教大家,如果我的想法不对,那有没有比较好的抗干扰电路呢?

CC4011分A,B两个型号 下边说下B型号的特点
工作电源电压为3到18V
正常典型值工作范围是5到15V
它是COMS电路又不是TTL电路所以你VDD加+5V小了点,可以改到12V
不会烧毁芯片的,然后就是说他的电源电压直接影响它的抗噪声能力,它的抗噪声能力是45%VDD,前提是工作在5到15V范围内
还有要说的接实验台的地是不行的,除非你的实验台和你产品共地,要不就不行,因为地的基础不一样的是

与非门的逻辑关系和特点:只有当全部输入端都处于高电平时,输出才呈现低电平;只要有一个输入端处于低电平,输出端就输出高电平。
1》输入端不能直接外部地,外部(试验台)的地端必须与机内地端联接后才可以。
2》抑制干扰措施:输入端(1、2)串接电阻(R=VDD/1mA,单位:K)并在电阻前对地并接一个0.01uF的电容。

CC4011分A,B两个型号 下边说下B型号的特点
工作电源电压为3到18V
正常典型值工作范围是5到15V
它是COMS电路又不是TTL电路所以你VDD加+5V小了点,可以改到12V
不会烧毁芯片的,然后就是说他的电源电压直接影响它的抗噪声能力,它的抗噪声能力是45%VDD,前提是工作在5到15V范围内
还有要说的接实验台的地是不行的,除非你的实验台和你产品共地,要不就不行,因为地的基础不一样的是
zhi dao le ma

不行吧!你没有试过吗?我想是不行的,· 在IC的输入加一个PNP的三极管和电容就OK了!由开关控制三极管的基极使三极管导通,从而实现了IC的输入端与产品的地接通,电容就滤波作用,防止有误动作出现!(开关的一端接IC输入端,另一端接试验台!

纠正一下 开关的一端接三极管的基极不是IC的输入端 呵呵