英译中~~~~

来源:百度知道 编辑:UC知道 时间:2024/05/31 16:17:18
one of the important features in the Xilinx XC4000-series FPGA architecture is the ability to use CLB lookup tables(LUTs)as RAM.
其中一个重要功能的Xilinx XC4000系列FPGA架构是能够使用CLB查找表( LUT )的内存。
each LUT can be used as a 16*1 RAM.
每个表可以作为一个16 * 1内存。
there are two LUT's in each CLB ,allowing a single CLB to either implement a 31*1,a 16*2,or two 16*1 RAMs with a shared clock.
有两个表的每个CLB ,允许一个单一的CLB要么实施31 * 1 , 16 * 2 ,或两个16 * 1存储器的共享时钟。
the abundance of small distributed RAM block throughout the chip enables the users to prw-calculate partial products,and to load these into the distributed RAM,thereby eliminating the large amounts of logic needed to compute multiplication results in a non-distributed approach.
丰富的小型分布式RAM块整个芯片使用户能够prw计算部分产品,并把这些纳入分布式RAM ,从而消除了大量的逻辑需要计算乘法结果在非分配的办法。
the most versatile approach using the distributed RAM is an approach called distributed arithmetic(DA)techniques,which perform multiplication with lookup table-based schemes.

其中一个重要功能的Xilinx XC4000系列FPGA架构是能够使用CLB查找表( LUT )的内存。
其中一个重要功能的Xilinx的XC4000系列的FPGA架构是能够使用CLB查找表( LUT的)的内存。
每个表可以作为一个16 * 1内存。
每个表可以作为一个16 * 1内存。
有两个表的每个CLB ,允许一个单一的CLB要么实施31 * 1 , 16 * 2 ,或两个16 * 1存储器的共享时钟。
有两个表的每个CLB ,允许一个单一的CLB要么实施31 * 1 , 16 * 2 ,或两个16 * 1存储器的共享时钟。
丰富的小型分布式RAM块整个芯片使用户能够prw计算部分产品,并把这些纳入分布式RAM ,从而消除了大量的逻辑需要计算乘法结果在非分配的办法。
丰富的小型分布式内存块整个芯片使用户能够prw计算部分产品,并把这些纳入分布式内存,从而消除了大量的逻辑需要计算乘法结果在非分配的办法。
最通用的方法使用分布式RAM是一种所谓的分布式算法( DA )的技术,执行乘法与查找表为基础的计划。
最通用的方法使用分布式内存是一种所谓的分布式算法( DA )的的技术,执行乘法与查找表为基础的计划。
多巴胺计算技术许可的形式总结的产品分解成repetive查找表的程序,结果的形式,然后累积产生的最终结果。
多巴胺计算技术许可的形式总结的产品分解成repetive查找表的程序,结果的形式,然后累积产生的最终结果。
自赛灵思XC4000系列FPGA是基于查询表达技术是一种方便的方法来执行muliply密集型算法喜欢FIR滤波器,只要其中一个乘法运算是永恒的。
自赛灵思XC4000系列的FPGA是基于查询表达技术是一种方便的方法来执行muliply密集型算法喜欢飞行情报区滤波器,只要其中一个乘法运算是永恒的。
比特的其他操作,然后用来作为地址线查询的表是一个储存, (即, ROM和RAM内存) ,在产品的潜在倍增的第一个操作的潜在价值的第二个操作和存储。
比特的其他操作,然后用来作为地址线查询的表是一个储存, (即光盘和RAM的内存) ,在产品的潜在倍增的第一个操作的潜在价值的第二