翻译!求助!在线上等!!急用!!

来源:百度知道 编辑:UC知道 时间:2024/09/23 10:16:23
CHMOSSINGLE-CHIP8-BIT MICROCONTROLLER
MEMORY ORGANIZATION
addition the device can address up to 64K of program memory external to the chip.
DATA MEMORY This microcontroller has a 128 x 8 on-chip RAM In addition it can address up to 64 Kbytes of external data memory.
The Intel 87C5180C51BH80C31BH is a single-chip control-oriented microcontroller which is fabricated on Intel’s reliable CHMOS III-E technology Being a member of the MCS 51 controller family the 87C5180C51BH80C31BH uses the same powerful instruction set has the same architecture and is pin-for-pin compatible with the existing MCS 51 controller family of products.
The 80C51BHP is identical to the 80C51BH When ordering the 80C51BHP customers must submit the 64 byte encryption table together with the ROM code Lock bit 1 will be set to enable the internal ROM code protection and at the same time allows code verification.
The extremely low operating power along with the two reduced power modes Idle

chmossingle - chip8位微控制器
记忆体组织
此外,该装置可以处理多达64K的程序存储器的外部芯片。
数据存储器,这微控制器有一个128 × 8 ,对片内RAM此外,它可以处理高达64千字节的外部数据存储器。
英特尔87c5180c51bh80c31bh是一个单晶片控制为导向的微控制器,这是捏造的对英特尔的可靠chmos三E型技术的成员之一, MCS 51作控制器的家庭87c5180c51bh80c31bh使用相同的强大的指令集,具有相同的结构和引脚为引脚兼容,与现有的MCS 51作控制器系列产品。
该80c51bhp是一致的向80c51bh订购时,该80c51bhp顾客必须提交的64字节的加密表同ROM编码锁的第1位将被设置为使内部ROM代码保护和在同一时间,允许核查代码。
极低的经营权力,随着这两个降低功耗模式,闲置和断电,使这部分,非常适合低功耗应用空闲模式冻结的CPU ,同时允许的RAM timercounters串行端口和中断系统继续运作的权力模式,节省了RAM的内容,但冻结振荡器导致所有其他芯片的功能将无法运作。
为余下的这份文件中87c51 80c51bh和80c31bh会被转介至为87c51bh ,除非信息适用于特定的设备。
引脚说明
vcc :供电电压在正常的闲置和掉电行动。
在VSS :电路地面。
港口0 : 0港口是一个8位开漏双向印务局port.as 1输出端口每个管脚可以击沉的几个律师的TTL的投入。港口0引脚,有1的书面他们的花车,和在该国可以被用来作为高imped -之投入。港口0 ,也是复低,为了地址和数据总线,在访问外部存储器。在这方面的应用,它使用强大的内部pullups时,排放婷一的。港口0还收到守则字节期间eprom编程,和产出的代码字节期间,计划核查。外部pullups须在计划的核查。
港口2 :港口二,是一个8位双向的IO连接埠与内部pullups 。港口2引脚,有1的书面向他们撤出高由内部pullups ,并在帽子,国家可以被用来作为投入。作为投入,港口2引脚是外部器件拉低时将电源电流iil ,对数据表)由于内部上拉的制成品。港口2排放高阶地址字节在撷取从外部程序